Bei der Verwendung des Timers ist mir ein, meiner Ansicht nach, unlogisches Verhalten aufgefallen.
Beim anlegen eines High-Signals an Eingang S geht der Ausgang A zwar sofort auf High-Pegel, jedoch
läuft der Timer erst los wenn der Eingang S wieder auf Low-Signal wechselt.
Dieses Verhalten bedeutet, dass das Ausgangssignal abhängig von der Taster- bzw. Schalterbetätigung am Eingang ist.
(Ausgangssignal=Tasterbetätigungszeit + Timerzeit)
Normalerweise sollte der Timer mit dem anlegen des High-Signals auch den Zeitablauf starten.
So ist es übrigens auch im Schema der Timerkonfiguration dargestellt.
Gruß trollo52
_________________________
AVR-NET-IO mit ATMega644 + E2000-Logik-Software V2.1.2 + ADD-Board V1.3 + Output Device 8fach V1.3
+ Temperatur Device 2fach V1.1 + Input Device 8fach V1.3 + Realtime Clock + modifizierte Pollin-Relaiskarte K8IO + ISP-Adapter + ISP-Eigenbau-Programmer